在线情况
楼主
  • 头像
  • 级别
    • 积分8
    • 经验170
    • 文章6
    • 注册2011-07-27
    求助,关于下降沿捕获
    [P]芯片的是1232,[/P][P] [/P][P]设置是[/P][P]CCTL1 = CM_2+CCIS_0+SCS+CAP;  //下降沿捕获,通道P1.2,同步捕获,捕获模式[/P][P]或[/P][P]CCTL1 = CM_1+CCIS_0+SCS+CAP;  //上升沿捕获,通道P1.2,同步捕获,捕获模式[/P][P] [/P][P]最后两个现象是一样的,不论怎样设置+out也好,P1.2引脚电平一直为低,只捕获高电平,确定每次改动后程序都拷进去了,请各位帮忙m(_ _)m[/P]
    微控网感谢您的参与
    在线情况
    2
    • 头像
    • 级别
    • 门派
    • 职务总版主
    • 声望+9
    • 财富5
    • 积分3065
    • 经验390701
    • 文章6744
    • 注册2006-03-07
    不清楚你想表达一个什么样的诉求~~
    从两句代码的做法来差别只在于上下边沿不同。
    [COLOR=#0000ff]欢迎发贴分享设计心得、开源DIY...[/COLOR]
    在线情况
    3
    • 头像
    • 级别
      • 积分8
      • 经验170
      • 文章6
      • 注册2011-07-27
      [P]在下测试的时候,设置为输入或模块的引脚电平都为低,除了更改为输出模式外,有其它设置“输入引脚”或“模块功能引脚”为高电平的方法吗[/P]
      微控网感谢您的参与
      在线情况
      4
      • 头像
      • 级别
      • 门派
      • 职务总版主
      • 声望+9
      • 财富5
      • 积分3065
      • 经验390701
      • 文章6744
      • 注册2006-03-07
      在输入状态下,外面上拉;则为高电平。
      [COLOR=#0000ff]欢迎发贴分享设计心得、开源DIY...[/COLOR]
      在线情况
      5
      • 头像
      • 级别
        • 积分8
        • 经验170
        • 文章6
        • 注册2011-07-27
        终于成功了……,1232要外接上拉电阻
        微控网感谢您的参与
        Powered by LeadBBS 9.2 .
        Page created in 0.1719 seconds with 5 queries.